Hojas de datos:

  • Tabla ASCII (formato GIF, 22K)
  • Compuerta NAND - SN74LS00 (formato PDF, 76K)
  • Multiplexor - SN74LS153 (formato PDF, 107K)
  • Decodificador/Demultiplexor - SN74LS139 (formato PDF, 116K)
  • Flip-Flop tipo D - SN74LS74A (formato PDF, 103K)
  • Flip-Flop tipo JK - SN74LS76A (formato PDF, 94K)
  • Registro de corrimiento - SN74LS194A (formato PDF, 136K)
  • Latch octal - SN74LS373 (formato PDF, 155K)
  • Buffer octal - SN74LS240 (formato PDF, 123K)
  • EPROM CMOS (16K x 8) - NM27C128 (formato PDF, 103K)
  • RAM estática (32K x 8) - TC55257D-L (formato PDF, 442K)
  • PLD de Altera - EPM3064ALC44-10 (formato PDF, 592K)



Herramientas para el laboratorio:

  • Placa DE0. Se entregará una placa a cada grupo de tres estudiantes.
  • Programa Quartus II (versión 9.0) de Altera. Pueden instalarlo en sus casas desde el DVD que se les suministra junto con la placa o utilizarlo en las salas de PCs de facultad. Al instalarlo en sus casas seleccionen la opción Web Edition. Tengan cuidado de NO instalar las versiones más nuevas que están disponibles en la página de Altera ya que presentan algunas incompatibilidades con la versión usada en el curso.

    Material de apoyo para el teórico:

    Tiempos de Flip Flops sensibles al flanco (animación a la cual hace referencia el documento)

    Ejercicios de examen resueltos con soluciones comentadas de RTL y los correspondientes archivos de circuitos y simulaciones.

    Ejercicios de examen resueltos con soluciones comentadas de Modo Reloj.


    Más Material:

    IEEE Standard 754 (114 KB)

        Última modificación: jueves, 31 de octubre de 2013, 23:45