Nombre: | Sistema Transceptor de AIS |
Descripción: | Recientemente terminó un proyecto de fin de carrera que trabajó la implementación de un sistema transmisor AIS de bajo costo basado en equipos SDR. El documento de tesis se puede revisar en: https://www.colibri.udelar.edu.uy/jspui/handle/20.500.12008/43874 En este proyecto, por un lado se obtuvo una solución de hardware, indicando dispositivos necesarios y justificando precios económicos. Por otro lado, quizá la principal contribución radica en la solución de software obtenida. Se desarrolló un módulo out-of-tree de GNU Radio, que está disponible en un repositorio de Gitlab (https://gitlab.fing.edu.uy/rominag/itais). Este contiene la información necesaria para su descarga, instalación y ejecución por parte de cualquier usuario que quiera hacer uso del transmisor implementado. El código desarrollado es de acceso y uso libre, con el fin de aportar a la comunidad en línea.
En este proyecto antecedente se identificaron varias líneas de trabajo futuro para lograr un prototipo que cumpla con los requerimientos exigentes de tiempos que impone la norma ITU-R M.1371-5. Se propone realizar una continuación de este proyecto de fin de carrera donde se trabajará pasando algunas tareas que impliquen el manejo de tiempos a nivel de FPGAs, cambiar el lenguaje de programación de algunos bloques (originalmente realizados en Python) a C y trabajar el envío y la interpretación correcta de mensajes recibidos.
Se busca que al menos uno de los estudiantes del grupo de pfc sea estudiante con perfil electrónica habiendo cursado DisLog2.
|
Responsables: | Máximo Pirri, Claudina Rattaro, Federico Favaro y Juan Pablo Oliver. |
Contacto: | crattaro@fing.edu.uy |
Por más propuestas buscar en la siguiente base:
Propuestas de proyecto de fin de carrera