Buenas.
Recuerden que la señal reset al estar nombrada como /reset es activa por bajo, por lo que un 0 resetea. En la simulación la están usando como si fuese activa por alto (están reseteando siempre por lo que sin importar el valor de enter, enterOUT siempre va a ser 0). Vean eso primero que nada.
Vean también que las conexiones sean coherentes en Quartus cuando definan la señal de reset en el circuito de prueba.
Saludos,
Juan Pedro.
Recuerden que la señal reset al estar nombrada como /reset es activa por bajo, por lo que un 0 resetea. En la simulación la están usando como si fuese activa por alto (están reseteando siempre por lo que sin importar el valor de enter, enterOUT siempre va a ser 0). Vean eso primero que nada.
Vean también que las conexiones sean coherentes en Quartus cuando definan la señal de reset en el circuito de prueba.
Saludos,
Juan Pedro.