Esrimados, reenvio información de un curso gratuito en la UCU.
Saludos,
Sebastián
——-
Estimados por si a alguno le interesa específicamente o pueden hacer difusión entre quien le pueda interesar, va aquí debajo info de curso sobre diseño digital que se va a dictar en la UCU. Posee un proyecto final para quien desee aprovecharlo como curso de posgrado.
Estimados por si a alguno le interesa específicamente o pueden hacer difusión entre quien le pueda interesar, va aquí debajo info de curso sobre diseño digital que se va a dictar en la UCU. Posee un proyecto final para quien desee aprovecharlo como curso de posgrado.
--------------------------------------------------------------------------------------------------
Curso de posgrado:
SystemVerilog para diseño y verificación de circuitos digitales
Profesor: Alfonso Chacón, RyDev Inc. , Instituto Tecnológico de Costa Rica
Fechas: 27 de Julio al 9 de Agosto de 2023.
Lugar: Universidad Católica del Uruguay, edificio Mullin, Comandante Braga 2715, Montevideo.
registro en: https://forms.gle/5ZXJaesWGypCCqud8
Consultas: aarnaud@ucu.edu.uy
* Clases y Laboratorio sobre base diaria en horario de la tarde a definir con los inscriptos.
* Posibilidad de realizar módulos independientes.
* Curso sin costo, con registro previo en https://forms.gle/5ZXJaesWGypCCqud8
* Curso sin costo, con registro previo en https://forms.gle/5ZXJaesWGypCCqud8
Organiza: Universidad Católica del Uruguay
Apoya: ANII – Agencia Nacional de Investigación e Innovación.
Apoya: ANII – Agencia Nacional de Investigación e Innovación.
Resumen (ver programa completo en el attachment)
El curso se divide en tres módulos fundamentales: el primer módulo introduce a las capacidades del
SystemVerilog para desarrollar hardware digital, orientado a personas que ya tienen una base de diseño
digital usando VHDL o Verilog. El segundo módulo explora las capacidades de SystemVerilog para el
desarrollo de ambientes de verificación para circuitos digitales avanzados. El tercer módulo explora las
bases de síntesis de circuitos digitales descritos en SystemVerilog, usando herramientas y flujos
comerciales. Se cierra el curso con un proyecto a realizar por parte de los estudiantes.
El curso se divide en tres módulos fundamentales: el primer módulo introduce a las capacidades del
SystemVerilog para desarrollar hardware digital, orientado a personas que ya tienen una base de diseño
digital usando VHDL o Verilog. El segundo módulo explora las capacidades de SystemVerilog para el
desarrollo de ambientes de verificación para circuitos digitales avanzados. El tercer módulo explora las
bases de síntesis de circuitos digitales descritos en SystemVerilog, usando herramientas y flujos
comerciales. Se cierra el curso con un proyecto a realizar por parte de los estudiantes.