Diseño digital de bajo consumo
Diagrama de temas
-
En este curso se presentan técnicas y metodologías utilizadas en el diseño de sistemas electrónicos digitales de bajo consumo. Se incluyen también técnicas de estimación consumo y técnicas de medición.
Al finalizar el curso el estudiante será capaz de comprender y caracterizar el consumo de un sistema digital, aplicar técnicas de reducción de consumo, e incorporar la variable consumo desde etapas tempranas en nuevos diseños.
Temario
Introducción a la electrónica de bajo consumo
Perspectiva histórica
Energía y potencia
Consumo en circuitos CMOS
Consumo dinámico
Consumo estático, fugas
Carga/descarga de condensadores, retardo vs. consumo
Influencia de la función lógica, de los datos de entrada
Influencia de los glitches
Técnicas de reducción de consumo
Técnicas según nivel: sistema, algoritmo, arquitectura, lógica/circuito, dispositivo/proceso
Ejemplos (reducción de consumo estático y dinámico, clock gating, power gating, etc.)
Modelado y estimación
Modelos de consumo
Herramientas de estimación de consumo
Técnicas de medición de consumo
Análisis de diferentes técnicas de medida
Problemas que se presentan en medidas de sistemas reales
Equipamiento de laboratorio específico
Bibliografía
Low Power Design Essentials, Jan Rabaey, Springer, ISBN 978-0-387-71713-5, 2009
Low-Power Design of Nanometer FPGAs: Architecture and EDA, Hassan Hassan, Mohab Anis, Morgan Kaufmann, ISBN 0080922341, 2009
Low Power Methodology Manual For System-on-Chip Design, Michael Keating, David Flynn, Robert Aitken, Alan Gibbons, Kaijian Shi, ISBN 9780387718187, 2008
-
Enviar retroalimentación
-
Interesados en cursar en 2024 comunicarse por correo electrónico a jpo@fing.edu.uy
Docentes:
Juan P. Oliver, Leonardo Steinfeld, Francisco Veirano, Federico Favaro
-